Etude physique et technologique d'architectures de transistors MOS à nanofils - TEL - Thèses en ligne Accéder directement au contenu
Thèse Année : 2011

Technological and physical study of etched nanowire transistors architectures

Etude physique et technologique d'architectures de transistors MOS à nanofils

Résumé

This thesis is titled “A Study on Carrier Transport Properties of Vertically-Stacked Nanowire Transistors,” and is organized in seven chapters in English.   Gate-all-around (GAA) silicon nanowire transistors (SNWTs) are one of the best structures to suppress short channel effect for future CMOS devices. In addition, vertically-stacked channel structure benefits from high on-state current owing to reduced footprint. In this thesis, the carrier transport properties of vertically-stacked GAA SNWTs have been experimentally investigated. The vertically-stacked GAA SNWTs were fabricated on SOI wafers by selective etching of SiGe layers in epitaxially-grown Si/SiGe superlattice and top-down CMOS process. The experimental results reveal stacked-channel structure can achieve superior on-state current. It was also found that the effective mobility decreases with diminishing nanowire cross-section width from 30 nm down to 5 nm. This study gives basis and guidelines to optimize the performance of GAA SNWTs for future CMOS devices.
Il a été démontré que la structure gate-all-around en nanofils de silicium peut radicalement supprimer les effets de canaux courts. De plus, l'introduction d'espaceurs internes entre ces nanofils peut permettre de contrôler la tension de seuil, à l'aide d'une deuxième grille de contrôle. Ces technologies permettent d'obtenir une consommation électrique extrêmement faible. Dans cette thèse, pour obtenir des opérations à haute vitesse (pour augmenter le courant de drain), la technique de réduction de la résistance source/drain sera débattue. Les propriétés de transport électronique des NWs empilées verticalement seront analysées en détail. De plus, des simulations numériques sont effectuées pour examiner les facultés de contrôle de leur tension de seuil utilisant des grilles sépares.
Fichier principal
Vignette du fichier
Thesis_Kiichi_-_TACHI_24042012.pdf (7.88 Mo) Télécharger le fichier
Origine : Version validée par le jury (STAR)
Loading...

Dates et versions

tel-00721968 , version 1 (31-07-2012)

Identifiants

  • HAL Id : tel-00721968 , version 1

Citer

Kiichi Tachi. Etude physique et technologique d'architectures de transistors MOS à nanofils. Micro et nanotechnologies/Microélectronique. Université de Grenoble, 2011. Français. ⟨NNT : 2011GRENT084⟩. ⟨tel-00721968⟩
236 Consultations
329 Téléchargements

Partager

Gmail Facebook X LinkedIn More