Méthodologie de modélisation et d'exploration d'architecture de réseaux sur puce appliquée aux télécommunications - TEL - Thèses en ligne Accéder directement au contenu
Thèse Année : 2007

Methodology of modeling and architectural exploration of Network on Chip applied to telecommunications

Méthodologie de modélisation et d'exploration d'architecture de réseaux sur puce appliquée aux télécommunications

Résumé

The current levels of integration of the integrated circuits make it possible to have SoC increasingly complex and multi-standards. Consequently, the problem of the interconnections between IP blocks is becoming a critical point that the structures of current communications do not achieve any more to solve. Thus, the solutions based on NoC offer good perspectives in terms of band-width and flexibility. This thesis deals with the proposition of a methodology of modelization and exploration of the architecture of a network on chip. Thus, we propose a design methodology allowing to help the designer to select the various parameters characterizing the NoC in the way to reach the real time constraints of the application. A tool AAA makes it possible to carry out the adequacy of the constraints of the application on the architecture by minimizing the ways of communication and by respecting the theoretical band-widths of the bonds of communication.
Les densités d'intégration actuelles des circuits intégrés permettent de disposer de SoC (systèmes sur puce) de plus en plus complexes, intégrant de plus en plus de standards. Par conséquent, le problème des interconnexions entre tous les blocs IP (Intellectual Property) constituant le SoC devient un point critique que les structures de communications actuelles ne parviennent plus à solutionner.
Ces problèmes sont notamment liés aux besoins de plus en plus forts en mobilité et en débit dans les architectures de communication actuelles et futures. Ainsi, les solutions à base de NoC (Network on Chip) offrent de bonnes perspectives en terme de bande passante et de flexibilité pour pallier notamment aux limites actuelles des topologies bus. Les travaux de thèse présentés ici portent sur la méthodologie de modélisation et d'exploration d'architectures de réseaux sur puce appliquée aux télécommunications.
Le contexte radio-télécommunications étudié est celui proposé dans le cadre du projet Européen 4MORE pour lequel nous avons contribué. Une des contraintes de ce projet était d'intégrer dans un SoC la technique MC-CDMA (Multiple Carrier Code Division Multiple Access) combinant la technique MIMO en utilisant un média de communication innovant.
Ainsi, nous avons contribué à cette intégration en proposant une méthodologie de conception permettant d'aider le concepteur dans le choix des différents paramètres caractérisant le NoC pour satisfaire les contraintes temps réel de l'application spécifiées dans le cahier des charges.
Ces travaux de thèse ont porté sur la modélisation et l'interconnexion des composants IP constituant la chaîne algorithmique du projet 4MORE afin de les intégrer dans un modèle SystemC du NoC. Par ailleurs, les choix de dimensionnement du réseau et des contraintes de placement des blocs IP sur celui-ci ont un impact important sur les performances globales de l'application. Nous avons mis en place un outil AAA (Adéquation Algorithme Architecture) permettant de réaliser l'adéquation des contraintes de l'application sur l'architecture en minimisant les chemins de communication tout en veillant à ne pas violer les bandes passantes théoriques des liens de communication entre routeurs.
Le flot de conception mis en œuvre permet au concepteur de générer le modèle SystemC du NoC et permettra à cours terme de générer le code VHDL associé du modèle SystemC simulé afin d'accélérer les phases de simulation et de donner la possibilité de valider logiciellement et matériellement (cible FPGA) l'architecture avec son application.

Mots clés

Domaines

Fichier principal
Vignette du fichier
THESE_Julien_Delorme_Version_finale.pdf (3.57 Mo) Télécharger le fichier
Presentation_soutenance_de_these_Julien_Delorme.ppt (4.02 Mo) Télécharger le fichier
Format : Autre

Dates et versions

tel-00266880 , version 1 (25-03-2008)

Identifiants

  • HAL Id : tel-00266880 , version 1

Citer

Julien Delorme. Méthodologie de modélisation et d'exploration d'architecture de réseaux sur puce appliquée aux télécommunications. domain_other. INSA de Rennes, 2007. Français. ⟨NNT : ⟩. ⟨tel-00266880⟩
764 Consultations
3402 Téléchargements

Partager

Gmail Facebook X LinkedIn More