Conception d'un périphérique intelligent d'accès à un réseau télé-informatique : réalisation sur une architecture à microprocesseurs multiples - TEL - Thèses en ligne Access content directly
Theses Year : 1979

Conception d'un périphérique intelligent d'accès à un réseau télé-informatique : réalisation sur une architecture à microprocesseurs multiples

Abstract

On présente le réseau CYCLADES, les options prises par les concepteurs et on décrit les différents niveaux de protocoles, en particulier la station de transport. On décrit les différentes methodes pour implanter la station de transport d'un ordinateur hôte. On propose une décomposition des fonctions de la station de transport en deux parties : une externe et une résiduelle. On présente sommairement les différents types d'architecture à plusieurs microprocesseurs. On décrit les choix et options prises dans la conception du système PIAR. On décrit l'architecture logicielle et matérielle du système PIAR ainsi que les moyens de communication et synchronisation.
Fichier principal
Vignette du fichier
Saettone-Summers.Robert_1979_these.pdf (8.56 Mo) Télécharger le fichier

Dates and versions

tel-00289793 , version 1 (23-06-2008)

Identifiers

  • HAL Id : tel-00289793 , version 1

Cite

Roberto Saettone Summers. Conception d'un périphérique intelligent d'accès à un réseau télé-informatique : réalisation sur une architecture à microprocesseurs multiples. Modélisation et simulation. Institut National Polytechnique de Grenoble - INPG, 1979. Français. ⟨NNT : ⟩. ⟨tel-00289793⟩

Collections

UGA CNRS TDS-MACS
130 View
95 Download

Share

Gmail Facebook X LinkedIn More