Engineering of magnetic tunnel junction stacks for improved STT-MRAM performance and development of novel and cost-effective nano-patterning techniques - TEL - Thèses en ligne Accéder directement au contenu
Thèse Année : 2018

Engineering of magnetic tunnel junction stacks for improved STT-MRAM performance and development of novel and cost-effective nano-patterning techniques

Optimisation de jonctions tunnel magnétiques pour STT-MRAM et développement d'un nouveau procédé de nanostructuration de ces jonctions

Résumé

The first aim of the thesis is to study the feasibility of a new process for nanopatterning of sub-30nm diameter tunnel junctions recently patented by Spintec and LTM and to test the properties of tunnel junctions obtained, from the point of view of magnetic and electrical properties. Particular attention will be paid on the characterization of defects generated at the pillar edges when patterning the tunnel junctions and the impact of these defects on the magnetic and transport properties. Another part of the thesis is focused on improving the magnetic and transport MTJ stacks with higher thermal budget tolerance. As a part of this, new materials (W, etc) were used as cap layer or as a spacer layer in composite free layer of pMTJ stacks. Moreover, different magnetic materials combined with different non-magnetic spacer have been investigated to improve the thermal stability factor of the composite storage layers. Detailed structural characterizations were performed to demonstrate the improvements in magnetic and electrical properties. A new RKKY coupling layer was found which allowed to obtain an extremely thin pMTJ stack by reducing the SAF layer thickness to 3.8nm. Seed lees multilayers with enhanced PMA is necesssary to realize a top-pinned pMTJ stack which is necessary to configure a spin-orbit torque MRAM (SOT-MRAM)stack and double magnetic tunnel junction stacks (DMTJs). A new seed less multilyar with enhanced PMA and subsequently advanced stacks such as conventional-DMTJ, thin-DMT, SOT-MRAM stacks, Multibit memory were realized. Finally, electrical properties patterned memory devices were also studied to correlate with the magnetic properties of thin films.
Le but de la thèse sera d'étudier la faisabilité d'un nouveau procédé de nanostructuration des jonctions tunnel de dimension sub-30nm récemment imaginé et breveté par Spintec et le LTM et de tester les propriétés des jonctions tunnel obtenus sur les plans structural, magnétique et des propriétés électriques. Une attention particulière sera mise sur la caractérisation des défauts générés en bord de piliers lors de la gravure des jonctions tunnels et l'impact de ces défauts sur les propriétés magnétiques et de transport. Une autre partie de la thèse concerne l'optimisation des propriétés magnétiques et de transport des empilements jonctions tunnel magnétiques en vue d'en améliorer la stabilité thermique, l'amplitude de magnétoresistance tunnel et la facilité de gravure de l'empilement.En particulier l'insertion de nouveaux matériaux réfractaires (W, ) dans les empilements a été étudiée pour améliorer la stabilité de l'empilement lors des recuits à haute température. Des améliorations ont également été apportées pour renforcer la stabilité de la couche de référence de la jonction tunnel lorsque cette dernière est située au dessus de la barrière tunnel. Par ailleurs, une nouvelle couche de couplage antiferromagnétique a été mise au point permettant de réduire significativement l'épaisseur totale de l'empilement et par là même facilitant sa gravure.Tous ces résultats ont été obtenus par des mesures magnétiques et de transport réalisées sur les couches continues et sur des piliers de taille nanométriques.
Fichier principal
Vignette du fichier
CHATTERJEE_2018_archivage.pdf (27.48 Mo) Télécharger le fichier
Origine : Version validée par le jury (STAR)
Loading...

Dates et versions

tel-02373919 , version 1 (21-11-2019)

Identifiants

  • HAL Id : tel-02373919 , version 1

Citer

Jyotirmoy Chatterjee. Engineering of magnetic tunnel junction stacks for improved STT-MRAM performance and development of novel and cost-effective nano-patterning techniques. Micro and nanotechnologies/Microelectronics. Université Grenoble Alpes, 2018. English. ⟨NNT : 2018GREAT130⟩. ⟨tel-02373919⟩
540 Consultations
243 Téléchargements

Partager

Gmail Facebook X LinkedIn More